倒装片安装方法
    53.
    发明授权

    公开(公告)号:CN100442468C

    公开(公告)日:2008-12-10

    申请号:CN200580030921.1

    申请日:2005-09-07

    CPC classification number: H01L2224/73204 H01L2924/014 H01L2924/14

    Abstract: 一种可适用于下一代LSI的倒装片安装的、生产率及可靠性高的倒装片安装方法,其向具有多个电极端子(11)的配线衬底(10)上供给含有焊料粉及对流添加剂(12)的树脂(13)后,使具有多个连接端子(21)的半导体片(20)与树脂(13)的表面抵接。在该状态下,将配线衬底(10)加热到焊料粉熔融的温度。加热温度在比对流添加剂(12)的沸点高的温度下进行,沸腾的对流添加剂(12)在树脂(13)中对流。在该加热工序中,使熔融后的焊料粉自集合在配线衬底(10)的电极端子(11)和半导体片(20)的连接端子(21)之间,由此电连接电极端子(11)和连接端子(21)。最后,使树脂(13)固化,将半导体片(20)固定在配线衬底(10)上。

    倒装片安装方法、倒装片安装装置及倒装片安装体

    公开(公告)号:CN101176200A

    公开(公告)日:2008-05-07

    申请号:CN200680017044.9

    申请日:2006-03-30

    Abstract: 本发明涉及倒装片安装方法,保持电路基板(213)和半导体芯片(206),按规定间隔保持并对准位置,加热到由钎料粉(214)和树脂(215)构成的钎料树脂组成物(216)熔融的温度,利用毛细管现象供给钎料树脂组成物(216)使树脂(215)硬化时,使钎料树脂组成物(216)中的熔融的钎料粉(214)在保持电路基板(213)和半导体芯片(206)的规定间隔之间移动,通过自聚合及生长而电连接连接端子(211)和电极端子(207)。由此,能够将下一代半导体芯片安装在电路基板上,提供生产性及可靠性高的倒装片安装方法、其安装体及其安装装置。

    多重处理器
    59.
    发明公开

    公开(公告)号:CN1734436A

    公开(公告)日:2006-02-15

    申请号:CN200510091407.0

    申请日:2005-08-10

    CPC classification number: G06F15/16 H04L12/00

    Abstract: 本发明提供一种就系统整体而言具有较高数据传输能力以及运算处理能力的多重处理器。作为多重处理器的并行运算装置100,具备:作为具有光通信功能、且能够互相协动的多个处理器的功能模块(11~14),以及,将上述多个处理器彼此连接的光传输路径(21),多个功能模块(11、12、13)之中,具有第1信息处理能力的第1功能模块(11),具有如下功能:在被输入第1信息处理量时,根据上述第1信息处理能力判断是否能够完成上述第1信息处理量的处理;且具有如下功能:在判断为无法完成处理的情况下,将从上述第1信息处理量中减去基于上述第1信息处理能力的信息处理量得到的第2信息处理量,输出给其他功能模块之中的至少一个。

Patent Agency Ranking